深圳福田FPGA系統(tǒng)實訓就業(yè)班
46 2017-05-31
[嵌入式高薪就業(yè)課程]FPGA系統(tǒng)實訓就業(yè)班
本課程結(jié)合目前熱門的FPGA技術,由多年開發(fā)經(jīng)驗的工程師授課,系統(tǒng)地介
紹了FPGA的基本設計方法。學習FPGA/CPLD概念的基礎上,Altera公司和
Xilinx公司主流FPGA/CPLD的結(jié)構(gòu)與特點。本課程在FPGA應用開發(fā)方面主要
有:初級篇內(nèi)容包括VerilogHDL語言基礎,Altera公司FPGA設計工具
QuartusII軟件綜述,F(xiàn)PGA組合邏輯設計技術等,高級篇內(nèi)容包括FPGA的硬
件設計技術,基于NiosII的SOPC系統(tǒng)設計,NiosIISOPC系統(tǒng)設計實例,系
統(tǒng)時序邏輯設計技術以及基于FPGA的IP核設計技術。
課程大綱
第一階段:主要幫助學員了解FPGA系統(tǒng)設計的基礎知識,掌握FPGA最小系統(tǒng)
硬件電路設計方法,學會操作QuartusII軟件來完成FPGA的設計和開發(fā)。
1..編程邏輯器件簡介
2.可編程邏輯器件的發(fā)展歷史
3.FPGA/CPLD的基本結(jié)構(gòu)
3.1FPGA的基本結(jié)構(gòu)
3.2CPLD的基本結(jié)構(gòu)
3.3FPGA和CPLD的比較
3.4FPGA/CPLD的設計流程
4.PLD/FPGA的分類和使用
5.FPGA關鍵電路的設計(最小電路設計):
5.1FPGA管腳設計
5.2下載配置與調(diào)試接口電路設計
5.3高速SDRAM存儲器接口電路設計
5.4異步SRAM(ASRAM)存儲器接口電路設計
5.5FLASH存儲器接口電路設計
5.6開關、按鍵與發(fā)光LED電路設計
5.7VGA接口電路設計
5.8PS/2鼠標及鍵盤接口電路設計
5.9RS-232串口
5.10字符型液晶顯示器接口電路設計
5.11USB2.0接口芯片CY7C68013電路設計
5.12電源電路設計
5.13復位電路設計
5.14撥碼開關電路設計
5.15i2c總線電路設計
5.16時鐘電路設計
5.17圖形液晶電路設計
第二階段:介紹熟練掌握硬件描述語言(VerilogHDL)是FPGA工程師的基本
要求。通過本節(jié)課程的學習,學員可以了解目前最流行的VerilogHDL語言
的基本語法,掌握VerilogHDL語言中最常用的基本語法。通過本節(jié)課程學
習,學員可以設計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設
計方法。通過實戰(zhàn)訓練,學員可以對VerilogHDL語言有更深入的理解和認
識。
2.1硬件描述語言簡介
2.1.1VerilogHDL的特點
2.1.2VerilogHDL的設計流程簡介
2.2Verilog模塊的基本概念和結(jié)構(gòu)
2.2.1Verilog模塊的基本概念
2.2.2VerilogHDL模塊的基本結(jié)構(gòu)
2.3數(shù)據(jù)類型及其常量及變量
2.4運算符及表達式
2.4.1算術運算符
2.4.2關系運算符
2.4.3邏輯運算符
2.4.4按位邏輯運算符
2.4.5條件運算符
2.4.6移位運算符
2.4.7拼接運算符
2.4.8縮減運算符
2.5條件語句和循環(huán)語句
2.5.1條件語句
2.5.2case語句
2.5.3while語句
2.5.4for語句
2.6結(jié)構(gòu)說明語句
2.6.1initial語句
2.6.2always語句
2.6.3task和function語句
2.7系統(tǒng)函數(shù)和任務
2.7.1標準輸出任務
2.7.2仿真控制任務
2.7.3時間度量系統(tǒng)函數(shù)
2.7.4文件管理任務
2.8小結(jié)
第三階段AlteraFPGA設計
3.1Altera高密度FPGA
3.1.1主流高端FPGA——Stratix系列
3.1.2內(nèi)嵌高速串行收發(fā)器的FPGAStratixGX系列
3.2Altera的Cyclone系列低成本FPGA
3.2.1新型可編程架構(gòu)
3.2.2嵌入式存儲資源
3.2.3專用外部存儲接口電路
3.2.4支持的接口和協(xié)議
3.2.5鎖相環(huán)的實現(xiàn)
3.2.6I/O特性
3.2.7NiosII嵌入式處理器
3.2.8配置方案
3.3Altera的MAXII系列CPLD器件
3.4QuartusII軟件綜述
3.4.1QuartusII軟件的特點及支持的器件
3.4.2QuartusII軟件的工具及功能簡介
3.4.3QuartusII軟件的用戶界面
3.5設計輸入
3.5.1建立工程
3.5.2建立設計
3.6綜合
3.7布局布線
3.8仿真
3.9編程與配置
3.10小結(jié)
第四階段:隨著FPGA芯片的性能和密度不斷提高,基于FPGA產(chǎn)品開發(fā)正在逐
漸成熟并且在很多領域得到了應用。本階段重點學習在FPGA產(chǎn)品設計核心技
術
4.1FPGA的硬件設計技術
4.2基于NiosII的SOPC系統(tǒng)設計
4.3NiosII的SOPC系統(tǒng)的設計實例
4.4系統(tǒng)時序邏輯設計技術
4.5基于FPGA的IP核設計技術
4.6FPGA的數(shù)據(jù)采集系統(tǒng)設計
4.7基于FPGA的硬件回路仿真器設計
第五階段Alter的IP工具
5.1IP的概念
5.2Alter可提供的IP
5.3AlterIP在設計中的作用
5.4使用Alter的基本宏功能
5.5使用Alter的IP核
第六階段:總結(jié)答疑,由工程師帶領學員設計項目
質(zhì)量保障:
1.每個班提供充足的實踐操作和問題輔導答疑時間。保證人手一臺機、1
套實驗器材!
2.所有班級均采用小班授課,20%理論+60%實戰(zhàn)+20%項目實踐。
3.在學習期間均會獲得我公司研發(fā)部幾十位資深高級工程師、國際項目
經(jīng)理等的技術支持,除正常學習時間外,其他任何時間學員均可前來進行額
外實踐。
4.合格頒發(fā)證書:全國高新技術人才《FPGA設計》證書。
5.提供一年的的免費技術支持服務。
6.優(yōu)秀學員可以加入信盈達嵌入式研發(fā)中心就職或者兼職參與項目設計
。
周末班:上午9:30---15:00下午:15:00----19:30
晚班:19:00---21:30
全日制班:每周一至周五全天
詳情登陸:houxue/xuexiao/12014/
掃一掃
獲取更多福利
獵學網(wǎng)企業(yè)微信
獵學網(wǎng)訂閱號
獵學網(wǎng)服務號